4月14日,AMD 宣布已获得其首款 2 纳米级硅片——核心复合芯片 (CCD),用于其第六代 EPYC “Venice” 处理器,预计将于明年推出。Venice CCD 是业界首个采用台积电 N2 制程技术流片的 HPC CPU 设计,凸显了 AMD 积极的产品路线图以及台积电生产节点的准备就绪。  AMD 的第六代 EPYC“Venice”预计将基于该公司的 Zen 6 微架构,并预计将于 2026 年左右推出。这款 CPU 将采用台积电 N2(2 纳米级)制程生产的 CCD,因此该公司即将在工厂生产首批 Venice CCD。然而,AMD 已经拥有可以公开谈论的芯片,这一事实凸显了 AMD 与台积电之间长期的合作关系,以及双方在台积电迄今为止最先进的制程技术之一上共同打造芯片的努力成果。 目前,AMD 尚未讨论其 EPYC“Venice”处理器或 CCD 的细节,但该公司的新闻稿声称硅片已经流片并投入使用,这意味着 CCD 已成功启动并通过了基本的功能测试和验证。 AMD 首席执行官苏姿丰博士表示:“台积电多年来一直是我们的重要合作伙伴,我们与其研发和制造团队的深度合作,使 AMD 能够持续提供突破高性能计算极限的领先产品。成为台积电 N2 制程和台积电亚利桑那 Fab 21 的领先 HPC 客户,是我们紧密合作、推动创新并提供驱动未来计算的先进技术的典范。” 台积电董事长兼首席执行官魏哲家博士表示:“我们很荣幸 AMD 成为我们先进的 2 纳米 (N2) 制程技术和台积电亚利桑那晶圆厂的主要 HPC 客户。通过合作,我们正在推动技术的显著扩展,从而提高高性能芯片的性能、能效和良率。” 台积电的N2工艺是其首个基于环栅(GAA)纳米片晶体管的制程技术。该公司预计,与上一代N3(3纳米级)相比,该制程技术将使功耗降低24%至35%,或在恒压下提高15%的性能,同时晶体管密度也将提升1.15倍。这些提升主要得益于新型晶体管和N2 NanoFlex设计技术协同优化框架。 此前,AMD 的主要竞争对手英特尔已将采用 18A 制造技术(将与台积电的 N2 竞争)生产的下一代 Xeon“Clearwater Forest”处理器的发布时间推迟到明年上半年。 另外,AMD 宣布已成功验证了由台积电在其位于亚利桑那州凤凰城附近的 Fab 21 工厂生产的第五代 EPYC 处理器的硅片。这意味着该公司部分当前一代 EPYC CPU 现在可以在美国生产。 参考信息:本文部分素材和图片来自SIC芯视界及网络公开信息,本平台发布仅为了传达一种不同观点,不代表对该观点赞同或支持。如果有任何问题,请联系 19045661526(同微信)。 |